Pulse-circuits-unidirectional-with-more-inputs

提供:Dev Guides
移動先:案内検索

入力が多い単方向

これまでに説明した単方向サンプリングゲート回路には、単一の入力があります。 この章では、複数の入力信号を処理できるいくつかの単方向サンプリングゲート回路について説明します。

一方向サンプリングゲート回路は、同じ値のコンデンサと抵抗で構成されています。 ここでは、2つの入力を持つ2つの入力単方向ダイオードサンプリングゲートを検討します。 この回路には、同じ値の2つのコンデンサと2つの抵抗があります。 それぞれ2つのダイオードで接続されています。

制御信号は抵抗に適用されます。 出力は負荷抵抗器を通過します。 以下の図は、複数の入力信号を持つ単方向ダイオードサンプリングゲートの回路図を示しています。

単方向ダイオード

制御入力が与えられると、

送信期間中のV〜C〜= V〜1〜では、ダイオードD〜1〜とD〜2〜の両方が順方向にバイアスされます。 これで、出力は3つの入力すべての合計になります。

V_O = V _ \ {S1} + V _ \ {S2} + V_C

V〜1〜= 0vが理想値である場合、

V_O = V _ \ {S1} + V _ \ {S2}

ここでは、送信期間中の任意の時点で、1つの入力のみを適用する必要があるという大きな制限があります。 これはこの回路の欠点です。

非送信期間中、

V_C = V_2

両方のダイオードは逆バイアスになり、開回路を意味します。

これにより、出力が作成されます

V_O = 0V

この回路の主な欠点は、入力数が増えると*回路の負荷*が増えることです。 この制限は、入力信号ダイオードの後に​​制御入力が与えられる別の回路によって回避できます。

台座の削減

さまざまなタイプのサンプリングゲートとそれらが生成する出力を通過する際、 Pedestal と呼ばれる出力波形に余分な電圧レベルがあります。 これは望ましくなく、ノイズが発生します。

ゲート回路の台座の削減

入力信号は適用されませんが、送信期間と非送信期間の出力信号の差は、*ペデスタル*と呼ばれます。 正または負の台座にすることができます。

したがって、入力信号はありませんが、ゲート電圧のために観察される出力です。 これは望ましくないため、減らす必要があります。 以下の回路は、ゲート回路のペデスタルを減らすために設計されています。

リダクション

制御信号が適用されるとき、送信期間中、すなわち V〜1〜で、Q〜1〜がオンになり、Q〜2〜がオフになり、V〜CC〜がR〜C〜を介してQ〜1〜に適用されます。 一方、非送信期間中、つまり V〜2〜で、Q〜2〜がオンになり、Q〜1〜がオフになり、V〜CC〜がR〜C〜を介してQ〜2〜に適用されます。 ベース電圧–V〜BB1〜および–V〜BB2〜およびゲート信号の振幅は、2つのトランジスタ電流が同じになるように調整され、その結果、静止出力電圧レベルが一定に保たれます。

ゲートパルス電圧がトランジスタのV〜BE〜に比べて大きい場合、各トランジスタは非導通時にカットオフよりもはるかに下にバイアスされます。 そのため、ゲート電圧が現れると、Q〜1〜が導通し始める前にQ〜2〜が遮断され、ゲートの終わりにQ〜2〜がQ〜2〜の前に遮断されます実施を開始します。

以下の図は、これをより良い方法で説明しています。

ベターファッション

したがって、ゲート信号は上の図のように表示されます。 ゲート信号電圧は、この波形に重ねて表示されます。 ゲート波形の立ち上がり時間がゲート継続時間と比較して短い場合、これらのスパイクの値は無視できます。

この回路の*欠点*はほとんどありません。

  • 明確な立ち上がり時間と立ち下がり時間、急激なスパイクの結果
  • RCを流れる連続電流は多くの熱を放散します
  • 2つのバイアス電圧と2つの制御信号源(互いに補完する)により、回路が複雑になります。

これらの欠点以外に、この回路はゲート回路のペデスタルの削減に役立ちます。